**PASJ2021 THP046** 

# J-PARC リニアックにおける低電力高周波制御システムの現状 PRESENT STATUS OF J-PARC LINAC LLRF SYSTEM

二ツ川健太 \*A), Ersin Cicek<sup>A)</sup>, 方志高 <sup>A)</sup>, 福井佑治 <sup>A)</sup>, 溝端仁志 <sup>A)</sup>, 佐藤福克 <sup>C)</sup>, 篠崎信一 <sup>B)</sup>

Kenta Futatsukawa\*A), Ersin CicekA), Zhigao FangA), Yuji FukuiA), Satoshi MizobataA),

Yoshikatsu Sato<sup>C)</sup>, Shinichi Shinozaki<sup>B)</sup>

<sup>A)</sup> High Energy Accelerator Research Organization

<sup>C)</sup> Japan Atomic Energy Agency

B) NAT

#### Abstract

In the J-PARC linac, more than 15 years passed since the low level radio-frequency (LLRF) system were manufactured, and it is in a phase where failures increase due to aging deterioration. In the summer shutdown of 2020, we installed seventeen new digitizers instead of some digitial boards of cPCI from DTL3 to SDTL16 for the digital feedback and feedfoward (DFB·FF) system. We had to rebuild the LLRF system for this installation of the new digitizer. But we were able to perform the user operatoin without serious trouble. Also, it was clear that the momentum od the output beam fluctuates depending on the humidity of the klystron gallery. The RF reference distribution system was improved to be able to measure the phase drift from the summer shutdown of 2020. For some measured phase drift values, the operation of phase drift correction has been started.

## 1. はじめに

J-PARC リニアックの低電力高周波制御 (LLRF) シ ステムでは、空洞電界の安定度の性能要求を満た すために, FPGA を用いたデジタルフィードバック. フィードフォワード (DFB·FF) システムを採用してい る。このシステムは開発期間から20年、量産から15 年以上経過して,ハードウエアのモジュールの生産中 止やソフトウエアの開発環境の維持が困難になって いる (Table 1)。そこで, 次世代の DFB·FF システムへ の更新が緊急の課題なっている。そこで、DFB·FF を 担っている cPCI のデジタルボード (CPU, FPGA/DSP, IO ボード)に代わる. ADC と DAC 及び FPGA を実装 したデジタイザを開発した[1]。アナログ回路に関し ては、cPCIのアナログボードの RF&CLK ボードとダ ウンコンバータ/IQ 変調器ボードをそのまま活用し ている。このデジタイザを実装するためには、PLC ラ ダー,可動チューナの自動制御,自動 RF 立上げ機能、 インターロック履歴管理の変更など LLRF システム としても大幅な改造が必要になる。そこでデバック の意味も含めて、2020年の年始から SDTL02 ステー ションで, ゴールデンウィーク明けから SDTL13 ス テーションで開発したデジタイザを組込んだシステ ムの試験運用を開始している。

また, J-PARC リニアックの LLRF システムでは, ギャラリの湿度変動による出射ビームの運動量の変 動が問題になっている。全ての LLRF システムの設 置場所において恒温恒湿環境を準備することは現実 的には困難である。そこで,一部の LLRF システムの 設置場所に対して局所的な恒温恒湿環境の体制を整 えて,正確なドリフト量の測定とその補正を検討し ている。現在,リニアック高周波基準信号分配シス テムの中核を成す MEBT1, 324 MHz ステーションの 最下流の SDTL16,972 MHz ステーションの最上流の MEBT2B1 において,局所的な恒温恒湿環境を設けて いる [2,3]。しかし,既設のモニタだけでは位相ドリ フト量の全容を把握することができないため,高信 頼度のモニタの追加が課題になっていた。

Table 1: Present Status of the DFB·FF System Using cPCI at the J-PARC Linac

| manufacture:            |                                 |
|-------------------------|---------------------------------|
| FPGA board              | discontinued                    |
| DSP board               | discontinued                    |
| CPU board               | discontinued                    |
| development enviroment: |                                 |
| FPGA                    | Xilinx ISE Ver 6.2i             |
| DSP                     | TI Code Composer Studio Ver 2.1 |
| host program:           | Redhat 8.0 gcc compiler Ver 3.2 |
| application             | python 2.4/wxPython 2.6         |

# 2. デジタイザを用いた DFB·FF システム

## 2.1 デジタイザ

今回実装したデジタイザは、三菱電機特機システム 製の $\mu$ TCA.4 AMC ボードの A/D·D/A 信号処理カー ドをベースにしている [4]。このデジタイザは、8ch 16bit ADC と 2ch 16bit DAC, Xilinx 製の FPGA(Zynq XC7Z045-1FFG900C) を実装している。また、このデ ジタイザの FPGA の内蔵 ARM プロセッサに linux を インストールして、EPICS-IOC を組み込んで制御・モ ニタしている。Table 2 にこのデジタイザの A/D·D/A 信号処理 AMC ボードの仕様を示す。

FPGA のブロックダイアグラムと他の RF 機器と の取合いを Fig. 1 に示す。2020 年は第一段階とし て cPCI のデジタルボードだけをデジタイザに変更 した。その際, cPCI のアナログボードの 324 MHz

<sup>\*</sup> kenta.futatsukawa@kek.jp

#### Proceedings of the 18th Annual Meeting of Particle Accelerator Society of Japan August 9 - 11, 2021, Takasaki, Japan

## PASJ2021 THP046



Figure 1: Digital feedback and feedfoward system using  $\mu$ TCA.4 with the block diagram in FPGA.

Table 2: Characteristics of the AMC Board of a New Digitizer for the LLRF System of the J-PARC Linac

| platform: | μTCA.4 AMC                           |
|-----------|--------------------------------------|
| FPGA:     | Zynq XC7Z045-1FFG900C,               |
|           | QSPI FLASH-ROM 16 MB,                |
|           | SD-card Remote Update                |
| RAM:      | DDR3-SDRAM 1 GB×2 (PL, PS)           |
| OS:       | Xilinx Linux (EPICS-IOC)             |
| ADC:      | 8ch 16bit 370MSPS(max.), BW: 800 MHz |
| DAC:      | 2ch 16bit 500MSPS                    |
| SFP:      | 2ports                               |

RF&CLK ボードとダウンコンバータ&IQ 変調器ボー ドを,そのままデジタイザを使用した DFB・FF システ ムのアナログ回路として使用する。新しいデジタイ ザの FPGA のブロックダイアグラムは,既設の cPCI のものと比較して,モニタ点数及び要素数が増加し ており,パラメータも配列で設定可能になっている。 cPCI のダウンコンバータが4 ch であったのに対し て,デジタイザの ADC は8 ch である。そこで,中間 周波数 (IF) 信号に落とせない ADC5~8 は,ダイレク トサンプリングを採用している。

#### 2.2 LLRF システム変更

既存の LLRF システムでは, 重要な DFB·FF システ ムは cPCI ボード内に実装されているが, 制御の中心 はあくまで PLC である。cPCI の DFB·FF システム の設定パラメータ変更も PLC からシリアル通信で 実行している。そのため, LLRF システムのほぼ全て のシーケンスは, LLRF PLC のラダーに組込まれてい た。一方で, デジタイザを使用した新しい DFB·FF シ ステムでは, デジタイザの情報は基本的に LLRF PLC を介さない。従って, デジタイザを導入するために は, 下記のような LLRF システムの大幅な変更が必要 になった。

• PLC ラダー: 殆どがインターロックの管理だけ

の役割に変更

- 現場での操作: PLC 用のタッチパネルではデジ タイザの制御ができないため,現場に PC を設置 してタッチパネル機能付きディスプレイで操作
- 可動チューナの自動制御機能:現場 PC のバッ クグラウンドで python プログラムで制御
- 自動 RF 立上げ機能:現場 PC のバックグランド でスクリプトで制御
- ・自動コンディショニング機能:java アプリケー ションを用意

これらの機能は事前に SDTL02,13 でデバックを行っ たこともあり, 基本的には問題なく動作した。しか し, 現場 PC がフリーズする現象が利用運転中も何度 か発生している。周波数調整用の可動チューナは利 用運転中は安定していて, ほとんど動作しないため, 基本的にはビーム運転中に現場 PC がフリーズして も直ちに問題になることはない。しかし, 一方で最初 は PC のフリーズに数日間気が付かないということ があり, これを解決する必要があった。そこで, 現在 では現場 PC が動作しているかを監視するウォッチ ドッグを導入して, 居室で PC の状態を監視できるよ うにしている。

### 2.3 ビーム負荷補償

2020年の夏期シャットダウン前に、周波数領域で 最適な値を計算するビーム負荷補償システムを開発 した。デジタイザを先行して実装した SDTL02ステー ションでビーム試験を行い、良好な結果を得た [1]。 実際に運用するためには、SDTL02ステーションだけ ではなく同一のアルゴリズムで他のステーションの 制御も行えることを確認する必要があった。

まず, ビームがないオフライン状態で, DTL3 から SDTL16 まで DAC 前の回転行列の最適化と応答関数 を計算した。Figure 2 に計算された DTL3 の応答関数 の振幅 (a) と位相 (b) の成分を示す。図の計算された 応答関数から, 1.6 MHz 近傍に特異点と約 4.4 MHz に ピークが見える。DTL3 以外のステーションの応答 関数では,このようなピークを観測できなかった。こ のピークは加速モード以外の隣接モードが励振され たことを表していると考えている。

Figure 3 に, DTL3 においてビーム負荷補償が無い ときの IQ 波形 (黒線) と開発したビーム負荷補償で 10 回試行したときの IQ 波形 (赤線) を示す。DTL3 に 関しては応答関数に隣接モードの影響が見え, また他 のステーションと比較して周波数に対する位相変動 が大きかったため, ビーム試験前には心配したが, 結 論から言うと全く問題なかった。DTL3 から SDTL16 ステーションまで 100 回の試行を行う試験を行った が, 同一のアルゴリズムで 3 回程度で収束して, その 後も発散することがないことが実験的に確かめられ た。ビームが無いオフラインで応答関数を正確に求 めておくことができれば, 自動で最適化するビーム 負荷補償は実機で使用可能と考えている。

リニアック RF では自動で定期的にデジタイザ区 間の RF 波形を解析して安定性が悪いときに知らせ ると共に, RF 波形を保存するシステムを実装して運 用している [5]。この RF 波形の解析と今回開発した 自動で最適するビーム負荷補償システムを組込むこ とを予定している。



Figure 2: Response function of (a) amplitude and (b) phase for DTL3, respectively.

## 3. 局所的な恒温恒湿環境

#### 3.1 経緯

リニアックの出射ビームの運動量がクライスト ロンギャラリの湿度に依存して変動していること が明らかになってから, J-PARC リニアック高周波基 準信号分配システムの高周波基準信号発生器 CDX-KEK021 が実装されている MEBT1, 324 MHz 最下流 の SDTL16, 972 MHz 最上流の MEBT2B1 の 3 箇所に 局所的な恒温恒湿環境を整えてきた。



Figure 3: (a) I and (b) Q values with beam for DTL3, respectively. The black lines and red show those with the beam loading compension and those after 10 times iteration, respectivel.

2019 年の夏期シャットダウンの前までに, CDX-KEK021 が設置されている MEBT1 の 19" ラックに 精密空調器 (PAU-A1400-S-HC) を設置した。これによ り, 発振器起因の RF 基準信号の湿度変動は大幅に抑 制することができた。また, 同ラックは 2018 年度は 自営の目張りで空気の流出入を抑えていたが, 2019 年の夏期シャットダウン中に気密性の高いラックに 変更を行っている。

SDTL16 及び MEBT2B1 では, 2019 年の夏期シャッ トダウン中に高気密ラックへの交換を行い, 同年の 12 月から精密空調器(PAP05A1-K)の運転を開始し た。これにより, 本ラック内の水蒸気量の変動をギャ ラリの水蒸気量の変動の 1/20 以下に抑制できてい る。ここでは, 恒温恒湿環境に DFB・FF が実装され ているステーションとギャラリ環境化にあるステー ションの位相変動の比較をして, ギャラリ環境によ る位相ドリフトを見積もって補正を行っている。

#### 3.2 MEBT1の恒温恒湿環境の改修

J-PARC リニアック高周波基準信号発生器 CDX-KEK021 が設置されているラックに対して, 恒温恒 湿環境を整備したことでビームの安定度の向上が達 成された。一方で, 敷設している光ケーブルの湿度 特性が無視できない量であることがオフラインの実 測結果から推測できていた。そこで, 2020 年の夏期 シャットダウン中に高周波基準信号分配システムの 改修を行った (Fig. 4)。まず, 光カプラが実装されて いた恒温槽を, 湿度管理も可能な恒温恒湿槽に変更 した。光信号を電気信号に変更する O/E モジュール を湿度による位相ドリフトを減らすために新しく開 発しただけでなく, この恒温恒湿槽に実装して, 耐湿 と恒湿の両面から信頼度を上げた測定ができるよう

## PASJ2021 THP046



Figure 4: Improved RF reference distribution system.

にしている。

312 MHz LO と 960 MHz LO の 2 種類の周波数間の 変動を測定するために、ローデ・シュワルツのオシロ スコープ RTO2014 を恒温恒湿環境下に実装した。ま た、実際に周波数間に変動が生じたときの調整ノブ として、960 MHz の光信号配線には光遅延器を実装 した。

高周波基準信号は、位相安定化光ファイバケーブ ルで各ステーションに分配されている。事前の見積 りでは,960 MHz LO の最長ラインで湿度が 20% 程度 の変動があったときに 0.3 deg. 程度の変動があると 考えられた。各ステーションに敷設している光ケー ブルには,既設でモニタ用に戻り信号ラインが用意 されていた。そこで改修後の分配システムでは、こ の活用されていなかった戻り信号ラインを光ファイ バケーブルの位相ドリフト量の測定用に活かしてい る。往路と復路で変動量が同じであり、変動量の2倍 が測定値になるということである。O/E モジュール と測定器の数を削減するために、光スイッチを活用 して、各ラインを順番に測定する方法を採用した。湿 度による位相ドリフトはゆっくりした変動であると 考えられるため、同時測定は必要ではないと考えて いる。測定器として温湿度特性が良いキーサイト・ テクノロジー製 FieldFox ハンドヘルドマイクロ波ア ナライザ N9913A を使用している。この補正は分配 先のステーションの DFB FF システムでデジタル的 に位相を回転させることで実施している。

基準信号のような長距離伝送の場合は,周波数変 動は末端での位相変動に繋がるために,各周波数の 確度も測定する必要があると考えた。測定には,SRS 製の GPS 時刻周波数システム FS740 とキーサイト・ テクノロジー製の周波数カウンタ 53220A を恒温恒 湿の環境下に実装して使用している。

#### 3.3 測定結果

Figure 5 に周波数カウンタで測定した周波数の年 間変動 (a) と, N9913A で測定した光ファイバケーブ ルの各ラインの位相ドリフトの測定結果 (b)(c) を示

す。年末年始でタイミング系の停止があったためか 不連続点があるが, それを除いても 960 MHz の周波 数変動は年間で 2Hz 以上はあることが明確になっ た。これは、J-PARC マスタークロックの 12 MHz が 変動していることに起因している。但し,最大の周 波数が 972 MHz で最長のケーブル長が 300 m 程度の J-PARC リニアックでは、この周波数変動から計算さ れる位相変動は 0.01 deg. 以下となり, 周波数変動は 無視できる。光ファイバケーブルの各ラインの位相 ドリフトの測定結果は、2月13日にも原因不明な不 連続点があり信頼度に欠けるが、測定された変動量 は無視できない値であった。湿度によって各ライン が影響を受けて位相ドリフトが発生していると仮定 すると、ケーブル長に位相ドリフト量が比例するこ とが期待できる。正確な各ケーブルのケーブル長の データが存在する訳ではないが.この1年間の測定 結果を定性的も解釈できていない。現在では光ファ イバケーブルでの位相ドリフト量の補正は行ってお らず、2021年の夏期シャットダウン中に測定結果が 解釈できない原因の調査を行う予定である。

Figure 6 に SDTL16(a) と MEBT2B1(b) の空洞間位 相監視モニタで測定した位相ドリフトモニタの測定 結果を示す。(a) は SDTL16 と SDTL15 の位相比較, (b) は MEBT2B1 と MEBT2B2 の位相比較を行ってい る。恒温恒湿環境下にある LLRF システム (SDTL16 と MEBT1B1) は位相変動がなく, ギャラリ環境下 にある LLRF システムの位相ドリフト量は個体差 が小さく同量であると仮定して, 各ステーションの DFB・FF システムを使用してデジタル的に補正して いる。python で書かれた補正プログラムは基本的に は 1 年間を通じて問題なく動作したが, 324 MHz に おいて 4 月 18 日に補正の上限値に達したためにプ ログラムが停止する事象が発生した<sup>1</sup>。DFB・FF シス テムの位相ドリフトの1 年間の経験が得られたので,

<sup>&</sup>lt;sup>1</sup>補正値の上限をプログラム上で定義していて,上限に達成した場合は自動でプログラムが停止するようになっている。



Figure 5: (a) the measured frequencies of the LO signals and the phase drift for each optical lines of (b) 312 MHz LO and (c) 960 MHz LO, respectively.

閾値の上限を見直して 2021 年の夏期シャットダウン以降の運転を行う予定である。Figure6(c) は恒温恒湿環境化に設置されたオシロスコープで測定した312 MHz LO 信号と 960 MHz LO 信号の差である。光遅延器で補正を行い,2 つの周波数の位相関係を一定に担保することができた。



Figure 6: The phase difference measured by the cavity phase monitor of (a) SDTL16 and (b) MEBT2B1, (c) time difference between 312 MHz LO and 960 MHz, respectively.

## 4. まとめ

2020年の夏期シャットダウン中にデジタイザを使用した DFB-FF システムを DTL3 から SDTL16 までの17 ステーションに実装して運用を開始している。このデジタイザを実装するためには、PLC ラダー、可動チューナの自動制御、自動 RF 立上げ機能、インターロック履歴管理の変更など LLRF システムとしても大幅な変更が必要なったが、スムーズに運転まで繋げることができた。

2020年の夏期シャットダウン中に MEBT1 に設置 されている高周波基準信号分配システムを改修して, 湿度による位相ドリフトを測定するためのモニタを 追加した。現在, 位相ドリフトの補正が必要かの判断 をしている測定結果の蓄積を行っている。

## 参考文献

- K. Futatsukawa *et al.*, "Present Status of J-PARC Linac LLRF System", Proc. of the 17th Annual Meeting of Particle Accelerator Society of Japan, Online, July Sep. 2-4, 2020.
- [2] Y. Fukui *et al.*, "Construction of constant humidity environment for low-level RF system at J-PARC linac", Proc. of the 17th Annual Meeting of Particle Accelerator Society of Japan, Online, July Sep. 2-4, 2020.
- [3] K. Futatsukawa *et al.*, "Phase drift correction system of LLRF for humidity at J-PARC Linac", Proc. of the 17th Annual Meeting of Particle Accelerator Society of Japan, Online, July Sep. 2-4, 2020.
- [4] M. Ryoshi *et al.*, "MTCA.4 RF Signal Processing System", Proc. of the 13th Annual Meeting of Particle Accelerator Society of Japan, Chiba, Aug. 8-10, 2016.
- [5] Y. Sato *et al.*, "Analysis of the J-PARC linear accelerator RF down phenomena 2", THP043 in these proceedings, Online, Oct. 9-12, 2021.