## DIGITAL FEEDBACK SYSTEM USING µTCA FOR DRFS

Takako Miura<sup>#</sup>, Dai Arakawa, Hiroaki Katagiri, Toshihiro Matsumoto, Shinichiro Michizono, Yoshiharu Yano,

Shigeki Fukuda

High Energy Accelerator Research Organization

1-1 Oho, Tsukuba, Ibaraki, 305-0801

#### Abstract

The test of distributed RF scheme (DRFS) for ILC was performed at the superconducting RF test facility in KEK (KEK-STF). The vector-sum control for two cavities was done by using the digital feedback system using the  $\mu$ TCA. A correction of a large sag due to electrical power source and IIR filter which is also applied as a cavity simulator was installed. The measurement of field stability and the performance are reported.

# DRFS におけるµTCA デジタルフィードバック系

### 1. はじめに

KEK-STF では、ILC のための分布型高周波シス テム(DRFS)<sup>[1]</sup>の試験が行われた。この試験では、 電源やクライストロン、低電力高周波源(LLRF)は、 加速空洞の近くに設置された。体系としては、1 台の高周波電源<sup>[2]</sup>にモジュレーションアノード (MA)付きのクライストロンが2台接続され、クラ イストロン1台につき各々2台の空洞を励振する<sup>[3]</sup>。 また、各クライストロンにはμTCAを用いたデジタ ルフィードバックボードが用意され、それぞれベ クターサムフィードバックによって制御された。 高周波測定系については片桐らの報告がある<sup>[4]</sup>。こ こでは、ボードに搭載された機能、および、実際 に測定で得られた性能について報告する。

## 2. デジタルフィードバック系

2.1 デジタルフィードバックボード

フィードバックボードの外観を図1に示す。2台 の高周波源に対応してデジタルフィードバック ボードが2枚、µTCAのシェルフに挿入されている。 AMC(Advanced Mezzanine Card)の規格で作られ、 FPGA とデジタル I/O、トリガー入力を載せた親基 板に、子基板として、AD,DA(16bit)ボードが載って いる<sup>[5]</sup>。外部との通信は、バックプレーンのギガ ビットイーサネットからuTCA 筐体内の MCH モ ジュールを通して行う。FPGA 内部の PowerPC に は、Linux が組み込まれ、各フィードバックボード が EPICS IOC となっている<sup>[6]</sup>。EPICS レコード名 は、ヘッダーにµTCA1:xxxx, µTCA2:xxxxx などと して与えられ、1や2の番号は、ボード上のディッ プスイッチで識別されて割り当てられる。ハード は、KEK に建設中の cERL(CW 運転)計画用に開発 されたもの<sup>[7]</sup>で、DRFS(パルス運転)用に FPGA 内 部処理などの改良をおこなって使用した。

#### 2.2 フィードバック制御系

1300 MHz の超伝導加速空洞のピックアップ信号 は、ダウンコンバーターで 10MHz の中間周波数に 落とされ、ADC に入力される。図 2 にデジタル フィードバック系の概略図を示す。AD 変換された データは、FPGA の中で、40MHz に同期して I,Q に分離され、その後 80 MHz で演算処理が行われて いる。I,Q に対する振幅、位相の補正を行った後、 2 つの空洞のベクターサムを行い、デジタルの低域 通過フィルター(LPF)を通して、フィードバックを 行った。このフィルターは、離調を考慮しない空 洞シミュレータ<sup>[8]</sup>と同じもので、次式のような IIR フィルターである。

$$V_{I}(n+1) = (1-A) V_{I}(n) + A I(n)$$
(1)  

$$V_{Q}(n+1) = (1-A) V_{Q}(n) + A Q(n)$$
(2)

ここで、A は式(3)のように、フィルターの遅延時間 AT と角周波数帯域幅 *ω*<sub>1/2</sub>の積である。

$$A = \Delta T \cdot \omega_{l/2} \tag{3}$$

このフィルターによって、入力段のノイズや、 $\pi$ モード以外の他のパスバンドも除去される。空洞 シミュレータとして動作させるときは、空洞の  $Q_L$ から決まる $o_{1/2}$ を代入し、ボードの単体試験や、ク ライストロンフィードバックにも利用された。

図1: デジタルフィードバックボード

<sup>#</sup> takako.miura@kek.jp



図2:デジタルフィードバック系の概略図

IIR フィルターを通過後、フィードバック(P 制御) を行い、FF テーブルを加えた後、補正をかけて DAC 出力し、IQ モジュレータを通して、1300MHz の信号がクライストロンに入力される。

2.3 DAC 出力補正テーブル

今回使用しているクライストロン電源には、5-% 程度のサグがあり、クライストロン MA 電圧の立 ち上がりも鈍っているため、クライストロンの RF 出力がパルス内で大きく変動する。振幅・位相一 定の RF 入力に対するクライストロンの出力波形を 図 3 に示す。1.6ms の RF パルス内で振幅が 10%程、 位相は約 40°変化した。この変化量は、フィード バックのみで抑えるには大きすぎるため、FPGA 内 部でフィードバック演算をした後に、パルス内時 間に応じた振幅・位相補正を加えて DAC 出力させ ることにより補正を行った。



図 3:1.6 ms 幅のフラットな RF 入力に対するクラ イストロン出力の振幅と位相変動

## 3. フィードバック性能の実験的評価

3.1 フィードバックループ時間測定

空洞ピックアップは入力カップラと反対の 9 セ ル目の空洞にあり、そこでの 8/9πモードのフィー ルドは、πモードと 180°位相がずれている。そこか

ら、ループ時間に応じて不安定と安定を繰り返し、 安定領域の中心間が 1/(f<sub>n</sub>-f<sub>8/9n</sub>)の周期となるため、 そのタイミングから、ループ時間を推定できる<sup>[9]</sup>。 測定は、πモード以外のパスバンドを除去していた デジタルフィルターをオフにし、FPGA 内の遅延回 路でループ時間を変化させ、1 台の空洞に対する フィードバックを行った。この空洞の TM010 パス バンドのπモードとの周波数差を表1に示す。 µTCA1 とµTCA2 で、フィードバックゲインは共に 6程度であった。図4に不安定なときの波形とその 周波数スペクトルの一例を示す。どの遅延時間に おいても 7/9πモードなどが観測されなかったが、 これは、ダウンコンバーター直後に入れられたア ナログフィルタで切られたためと思われる。 uTCA1 側には、LPF(11MHz)が1段とBPF(9.5 MHz - 11.5 MHz)が 3 段入れており、µTCA2 側には、 BPF のみが 2 段入っていた。図 5 には、付加した 遅延時間に対して 8/9πモードの信号強度をプロッ トしたものを示す。

表1:TM<sub>010</sub>パスバンドのπモードとの周波数差 (ネットワークアナライザでの測定値)

|          |                 | · · · · · · · · · · · · · · · · · · · |
|----------|-----------------|---------------------------------------|
|          | µTCA1           | μTCA2                                 |
|          | (C2cavity)      | (A2cavity)                            |
| mode     | $\Delta f(MHz)$ | $\Delta f(MHz)$                       |
| π        | 0               | 0                                     |
| $8/9\pi$ | -0.794          | -0.85165                              |
| 7/9π     | -3.06832        | -3.2688                               |
| 6/9π     | -6.54258        | -6.95866                              |
| 5/9π     | -10.7539        | -11.3986                              |
| $4/9\pi$ | -15.1744        | -16.1303                              |
| 3/9π     | -19.3084        | -20.5185                              |
| $2/9\pi$ | -22.6814        | -24.0826                              |
| 1/9π     | -24.9263        | -26.3082                              |



図 4: uTCA1 での不安定な場合の振幅(上)と周波数 スペクトル(下)の1例



図5:付加遅延時間に対する8/9πモードの信号強度

付加遅延時間がゼロのループ時間を求めると µTCA1 側は 1.62 µs、µTCA2 で 1.26 µs となった。 µTCA1 がµTCA2 に比べて約 0.36 µs 遅いのは、配 線距離の違いで約 0.17µs、残りの 0.19µs について はさらに検討が必要であるが、µTCA1 の方が、 µTCA2 よりアナログフィルタの段数が多い (LPF+BPF)ことが関連していると推定される。今回 の測定結果は、配線経路が違うものの、従来使用 している cPCI フィードバック制御系では 1.22 µs であり<sup>[9]</sup>、ほぼ同程度という結果となった。

3.2 ゲインスキャン

フィードバックのゲインを変化させながら、振幅、位相の安定度を測定した。この測定では、2 空洞のベクターサムでは無く、単一空洞に対して 制御し、IIR フィルターは 150kHz のカットオフ周 波数で動作させた。結果を図6に示す。



図 6:比例制御のフィードバックゲインに対する 振幅・位相安定度。

振幅安定度は、FB ゲインが 60 以下では、DAC 出力補償では補正しきれなかったわずかな振幅の サグが支配的で、FB ゲインが 110 から 160 付近で は、これらのサグがフィードバックで抑えられる ため安定となった。一方、位相安定度は、60 から 90付近で安定となった。

#### 3.3 加速電場の安定度

FB ゲインが 97 のときのフラットトップ部の振幅、位相の測定結果を図 7 に示す。ベクターサムしたものを 35 kHz 低域通過フィルターを通しているので、各空洞の値に対して、ギザギザが少なくなめらかに見える。振幅安定度は、0.06% rms, 位相が 0.04deg. rms 程度であった。安定度の結果をみると、電源サグを補償するための DAC の回転補正が、うまく機能したことがわかる。

次に、FB 運転時の DAC 出力をベースにフィー ドフォーワード(FF)テーブルを作成し<sup>[10]</sup>、FB+FF 運転を行った。図 8 に示すように、平坦度が改善 され、振幅で 0.017% rms, 位相で 0.03° rms となっ た。ILC での要求性能 0.07%, 0.24°<sup>[11]</sup>は満足する結 果となった。



図 7:FB(ゲイン=97)運転時のフラットトップ部の振 幅、位相の結果。(振幅安定度 0.06% rms, 位相安定 度 0.04° rms)



図 8:FB+FF 運転時のフラットトップ部の振幅、 位相の結果。(振幅安定度 0.017% rms, 位相安定度 0.03° rms)

#### 4. まとめ

KEK-STF では、ILC のための分布型高周波シス テム(DRFS)の試験が行われ、μTCA を用いたデジ タルフィードバック系の性能評価も同時に行われ た。フィードバックループ時間の測定を行い、シ ステムとしては、従来のものとほぼ同程度という ことを確認し、P 制御のゲインをスキャンし、およ そ 100 付近が良いことがわかった。DRFS の電源サ グの影響補正や、ADC の取り込み後の IIR フィル タにより、最終的には、フィードバックとフィー ドフォーワードを足して、パルス内安定度で 0.017% rms, 0.03° rms が確認された。

# 参考文献

- [1] S.Fukuda, et al., "ILC の日本スキーム:DRFS(分布型 RF システム)", These proceedings.
- [2] M.Akemoto, et al., "ILC 計画における分布型 RF 源用 電源開発の現状", These proceedings.
- [3] T.Matsumoto, et al., "KEK 超伝導 RF 試験装置(STF)に おける S1 Global 計画での RF 源", These proceedings.
- [4] H.Katagiri, et al., "STF での S1 グローバルのための低 電力高周波系の構成", These proceedings.
- [5] M.Ryoshi, et al., "LLRF BOARD IN MICRO-TCA PLATFORM", Proceedings of the 7th Annual Meeting of Particle Accelerator Society of Japan, Himeji, August, 2010.
- [6] H.Deguchi, et al., "EPICS EMBEDDING FOR SUPERKEKB LLRF COMPONENTS", Ibid.
- [7] T.Miura, et al., "LOW-LEVEL RF SYSTEM FOR CERL", Proceedings of IPAC'10, Kyoto, Japan, 2010.
- [8] T.Czarski, "TESLA cavity modeling and digital implementation with FPGA technology solution for control system development". TESLA Report 2003-28.
- [9] T.Miura, et al., "RF instability due to passband of TM<sub>010</sub> mode in STF", Proceedings of the 5th Annual Meeting of Particle Accelerator Society of Japan, Higashihiroshima, 2008.
- [10] T.Miura, et al., "EVALUATION OF LLRF STABILITIES AT STF", Proceedings of PAC09, Vancouver, BC, Canada, 2009.
- [11] ttp://www.linearcollider.org/about/Publications/Reference-Design-Report